Member
Статус: Не в сети Регистрация: 28.10.2013 Откуда: Омск Фото: 0
Nikolay Yeryomenko писал(а):
Сандарт - это всего лишь бумажка со спецификацией, намного важнее вещи, которые гарантированно работают.
Не поверишь но работают они лишь потому что соответствуют стандарту, но можешь продолжать верить во что угодно, к слову в твоем же документе четко написано что это не совсем JEDEC а своя реализация Plug-N-Play https://habr.com/ru/company/kingston_te ... og/396519/ - хоть немного вникни и виден пример SPD - ой там совсем не пара профилей и даже не три
_________________ более тупого подбора слов ,можно было придумать именно со слюноотделением и нервным тиком клацкая по клаве ,от собственной беспомощности .(с) zmey1945
Member
Статус: Не в сети Регистрация: 28.03.2019 Откуда: Минск
BUGORG писал(а):
Мало лишь кто сможет себе позволить оперативку свыше 3200.
*
М: На руоверах аноним под ником BUGORG пишет, что: "Мало кто сможет себе позволить оперативку свыше 3200" П: Давай покажем всем этого анонима с ул. Пелевановской, Краснодарского края, поселка Зареченское, Катерину Самойлину.
Вложение:
01.jpeg
Вложение:
02.jpg
У вас нет необходимых прав для просмотра вложений в этом сообщении. _________________ AMD Zen+ 2700 @ 3800 / ASUS CH VII / Crucial Ballistix Sport BLS16G4D32AESB.M16FE 1x16GB @ 3200 / GTX 650
Последний раз редактировалось Bookmaker 25.05.2019 1:44, всего редактировалось 1 раз.
Member
Статус: Не в сети Регистрация: 28.02.2008 Откуда: Калининград Фото: 99
XRR писал(а):
И в Zen 2 будет стоять IF второго поколения. В общем ждем еще наплыва доморощенных теоретиков, которые начнут завывать про "кукурузу" .
... частота которой всё так же будет = MEMCLK. Но специально для того чтобы можно было заявить красивые режимы работы памяти, для Matisse добавили режим работы контроллера MEMCLK/2 Лёгким движением руки частота работы блоков, которые в Zen мешали гнать память, ополовинивается.
<TopUpdate> писал(а):
Особенно учитывая, что для Zen2 шину IF значительно улучшили, чтобы она как можно менее была горлышком в 64 ядерном серверном Epyc с 8 чиплетами Зен2.
О! А вот и доморощенный, которого ждал и дождался ХРР. Шину, говоришь, улучшили? А какую из трёх существовавших в Zen/Zen+ и носивших маркетинговое название IF?
Добавлено спустя 2 минуты 33 секунды:
Vitaly писал(а):
Если Zen2 заведется на 4400 МГц по памяти, то это будет эпик вин.
Ой ли? Он заведётся т.к. специально для этого и добавили новую опцию ULCK=MEMCLK/2 Информация об этой опции была ещё в марте с выходом и анализом содержащегося в первых комбо агесах с поддержкой Matisse. Zen/Zen+ если кто не знает, работали при UCLK=MEMCLK без вариантов. У Zen2 появится кукурузный вариант ополовинить частоту UMC и SDF, чтобы они не "сдерживали" разгон памяти.
Member
Статус: Не в сети Регистрация: 10.04.2014 Фото: 0
zzzombie1989 писал(а):
Забавно, но в методичке нет ничего про режим 3600, видимо не на всех платах заведётся на 3600, а там где поедет - только после ручной настройки таймингов и напряжения скорей всего.
Так-то у всех вменяемых Ryzen'оводов как раз и выставлена только ручная настройка таймингов и напряжений, благо существует такой замечательный инструмент как Ryzen DRAM Calculator.
Member
Статус: Не в сети Регистрация: 21.04.2005 Откуда: Москва Фото: 57
k2viper писал(а):
Шину, говоришь, улучшили?
Цитата:
We have learned that with "Matisse," AMD will be introducing a new version of Infinity Fabric that offers twice the bandwidth compared to the first generation, or up to 100 GB/s.
Member
Статус: Не в сети Регистрация: 28.02.2008 Откуда: Калининград Фото: 99
XRR писал(а):
We have learned that with "Matisse," AMD will be introducing a new version of Infinity Fabric that offers twice the bandwidth compared to the first generation, or up to 100 GB/s.
Какую из трёх фабрик существовавших и продолжающих существовать в Zen2 они улучшили-то? IFOP, которая, получается - как я и предсказывал - будет использоваться в качестве основного транспорта между чиплетами и IO die? Если даже её расширили по ширине (битности), то частота работы SDF и UMC так и осталась привязанной к MEMCLK.
Будет особенно весело если окажется что связка CAKE<->IFOP и вовсе не претерпела изменений, просто линки сделали парными. 42GB/s при 2666мгц при удвоении и небольшом повышении номинальной частоты памяти, как раз и дадут 100GB/s. Красивые цифры, но... это же АМД. Эти линки работают с довольно большими задержками (их порядок можно увидеть взглянув на разницу во времени доступа к "ближней" и "дальней" памяти у нынешних Threadripper).
Member
Статус: Не в сети Регистрация: 22.07.2007 Откуда: г.Новокузнецк
k2viper писал(а):
О! А вот и доморощенный, которого ждал и дождался ХРР. Шину, говоришь, улучшили? А какую из трёх существовавших в Zen/Zen+ и носивших маркетинговое название IF?
Что так мелко берёшь? Говори сразу, что у Зен десять шин, и их всех объединили злые маркетологи в IF. Недавно же была новость с выложенным сравнением Zen и Zen2 и работы их кешей. И только по нему одному было видно, заметное улучшение в работе IF. Только у тебя ничего не улучшается, всё усугубляется и прочее бла, бла, бла.
k2viper писал(а):
Он заведётся т.к. специально для этого и добавили новую опцию ULCK=MEMCLK/2
Будет забавно, когда в последующих обновлениях агесы добавят новые делители, а не 1\2. И будет возможным работа IF на штатных частотах, при разгоне памяти. Кстати если даже так взять тупо этот делитель. То на частоте памяти 4400, IF с делителем будет работать на частоте 1100мгц. Или будет примерно соответствовать работе Zen1 с памятью на частоте 2200. Ну или почти что с дефолтной частотой если бы память ставили на 2133мгц. А как мы знаем пропускной способности IF достаточная на такой частоте на Zen1 даже для серверных процессоров, а уж сравнивать с улучшенной IF в Zen2 явно не стоит. Так что ты опять в своих экспертных оценках, явно лажаешь.
Member
Статус: Не в сети Регистрация: 28.02.2008 Откуда: Калининград Фото: 99
XRR писал(а):
k2viper Платы на базе AMD X570 будут готовы раньше, чем процессоры Ryzen 3000 #16210482
Я не отрицаю что это 1usmus вскрыл биос и опубликовал содержимое опций, но именно я просмотрев их высказал ряд версий о назначении тех или иных новых опций. Сейчас эти версии начали подтверждаться.
<TopUpdate> писал(а):
Недавно же была новость с выложенным сравнением Zen и Zen2 и работы их кешей. И только по нему одному было видно, заметное улучшение в работе IF.
Это не та ли новость с картинкой Userbenchmark где стремительный рост задержек на Memory ladder, сразу после 16мб, т.к. задействуется соседний CCX, а итоговые задержки к DRAM хуже чем у 2700Х?
<TopUpdate> писал(а):
Будет забавно, когда в последующих обновлениях агесы добавят новые делители, а не 1\2. И будет возможным работа IF на штатных частотах, при разгоне памяти.
В смысле добавят? Они есть: UCLK=MEMCLK, UCLK=MEMCLK/2. Первый - это "стандартный" для всех текущих Zen режим, второй - новый. Добавили кукурузный режим в дополнение к существующему привычному по Zen режиму когда SDF и UMC работают на частоте памяти. И тут в Matisse появлются заявленные частоты работы памяти 4000+. Совпадение? Не думаю
<TopUpdate> писал(а):
Кстати если даже так взять тупо этот делитель. То на частоте памяти 4400, IF с делителем будет работать на частоте 1100мгц. Или будет примерно соответствовать работе Zen1 с памятью на частоте 2200. Ну или почти что с дефолтной частотой если бы память ставили на 2133мгц. А как мы знаем пропускной способности IF достаточная на такой частоте на Zen1 даже для серверных процессоров, а уж сравнивать с улучшенной IF в Zen2 явно не стоит. Так что ты опять в своих экспертных оценках, явно лажаешь.
Задумайся головой, почему разгон памяти на Zen/Zen+ приносит столь существенный профит? Не только потому что растет пропускная способность SDF, связанной с частотой памяти соотношением 1:1. Ещё потому что рост этой частоты пропорционально ведёт к снижению задержек доступа как к памяти, так и межъядерных и к кэшам соседнего CCX, пропорционально ускоряется основной бэкбон Zen - его SDF. Что делают в Matisse - вместо интенсивных работ над улучшением возможности работы SDF и контроллера памяти на более высоких частотах - чтобы можно было гнать память выше и работоспособность SDF и UMC не ограничивала возможности её дальше разгонять - их частоту просто половинят. Проще говоря, наверняка режим UCLK=MEMCLK 3400 окажется в реале быстрее, чем UCLK=MEMCLK/2 4400. В первом случае частота SDF и контроллера будет 1700, во втором 1100.
Member
Статус: Не в сети Регистрация: 22.07.2007 Откуда: г.Новокузнецк
k2viper писал(а):
Это не та ли новость с картинкой Userbenchmark где стремительный рост задержек на Memory ladder, сразу после 16мб, т.к. задействуется соседний CCX, а итоговые задержки к DRAM хуже чем у 2700Х?
Да ничего нового ты не говоришь, как обычно видишь, только то что хочешь увидеть. Про таких говорят, смотрит в книгу видит фигу.))
k2viper писал(а):
В смысле добавят? Они есть: UCLK=MEMCLK, UCLK=MEMCLK/2. Первый - это "стандартный" для всех текущих Zen режим, второй - новый. Добавили кукурузный режим в дополнение к существующему привычному по Zen режиму когда SDF и UMC работают на частоте памяти. И тут в Matisse появлются заявленные частоты работы памяти 4000+. Совпадение? Не думаю
Опять же ты делаешь выводы, только по первым сырым биосам. А так же не берёшь в расчёт обновления агесы. Когда только Zen1 вышли, тоже было там печальненько с работой памяти. Но обновления агесы принесли положительный результат. Так же и щас, первый версии биоса, просто для отладки имеют, самый простой делитель 1\2. Но это не значит, что этим делителем всё и обойдётся, после дополнительной отладки вполне могут быть 1\1.5 или даже 1\1.33. Так что возможность в режиме разгона заставит работать IF на условных 1800мгц и память на условных 4400мгц всё еще может быть.
k2viper писал(а):
Задумайся головой, почему разгон памяти на Zen/Zen+ приносит столь существенный профит? Не только потому что растет пропускная способность SDF, связанной с частотой памяти соотношением 1:1. Ещё потому что рост этой частоты пропорционально ведёт к снижению задержек доступа как к памяти, так и межъядерных и к кэшам соседнего CCX, пропорционально ускоряется основной бэкбон Zen - его SDF. Что делают в Matisse - вместо интенсивных работ над улучшением возможности работы SDF и контроллера памяти на более высоких частотах - чтобы можно было гнать память выше и работоспособность SDF и UMC не ограничивала возможности её дальше разгонять - их частоту просто половинят. Проще говоря, наверняка режим UCLK=MEMCLK 3400 окажется в реале быстрее, чем UCLK=MEMCLK/2 4400. В первом случае частота SDF и контроллера будет 1700, во втором 1100.
Как обычно выставляешь свои хотелки за реальность. Вот сам недавно скидывал ссылку на схему работы IF. И при должном анализе, можно сразу понять, к примеру почему в Zen1 именно такая схема, и каким образом её можно улучшить, учитывая новый чиплетный дизайн. Но ты всё так же пытаешься, выдать свои хотелки, за якобы, что так и будет. Но если иметь голову умеющую в анализ, уже даже на дизайн схеме Zen1, можно увидеть возможность к улучшению ситуации с IF. А с доработками, которые ест-но были, там явные улучшения будут более заметными, правда по большей части для серверных epyc.
Member
Статус: Не в сети Регистрация: 04.10.2015 Откуда: КрымНаш
<TopUpdate> писал(а):
Про таких говорят, смотрит в книгу видит фигу.))
Забавно же читать псевдоспециалистов у которых SIMD а именно 128 FAMAC работают только с 256 регистрами.
k2viper писал(а):
Что делают в Matisse - вместо интенсивных работ над улучшением возможности работы SDF и контроллера памяти на более высоких частотах - чтобы можно было гнать память выше и работоспособность SDF и UMC не ограничивала возможности её дальше разгонять - их частоту просто половинят.
Это тебе инженеры АМД рассказали ? Иль всё же влажные фантазии ?
_________________ Основное предназначение профиля "Чукча" - троллинг... Рядом с ним я чувствую себя неуютно и постоянно ощущаю угрозу расправы. GccER(C) XD
Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 11
Вы не можете начинать темы Вы не можете отвечать на сообщения Вы не можете редактировать свои сообщения Вы не можете удалять свои сообщения Вы не можете добавлять вложения